MSX Village forum

L'atelier Memory Mapper 1024Ko par MKT et M. Fujimoto

Fabf Membre non connecté

Conseiller Municipal

Rang

Avatar

Groupe : compte ++

Inscrit le : 24/08/2010 à 20h55

Messages: 4833

Le 01/01/2014 à 16h55

Reprise du message précédent

Sur le datasheet le pin 30 est CS et non /CE2
Donc avec VCC sur le pin 30 on a "chip always enabled"
C'est donc seulement /CE1 qui gère le "chip enable" ;) Edité par Fabf Le 01/01/2014 à 16h56
Fabf Membre non connecté

Conseiller Municipal

Rang

Avatar

Groupe : compte ++

Inscrit le : 24/08/2010 à 20h55

Messages: 4833

Le 02/01/2014 à 10h48
Bastion Rebel tu remarquera que Fujimoto utilise les entrées A et B du HC139 qui sélectionne la bank mémoire.

Vraiment pas mal ce dernier schéma Jipe :top
Avec un LS670 en plus et un LS138 à la place de U3A on doit pourvoir gérer jusqu'à 8 SRAM 512ko ;) Edité par Fabf Le 02/01/2014 à 10h48
Dhampird Membre non connecté

Vagabond

Rang

Avatar

Inscrit le : 13/07/2011 à 02h19

Messages: 12

Le 25/07/2014 à 03h03
Hello, i´m tried time ago build a 2MB mapper (that also allows 4MB) SRAM for mine HB-F700S, many tests... and no much free time for tests all options with the logic circuit, after that i get a 2MB CPLD Padial to avoid all mapper logic circuit but i didnt get 100% good results, i need free time for more tests , probably in some days or week i can make new tests with the CPLD 2MB cartidge, anyways, for now in mine HBF700S i have a LPE-512KSRAM V3 cartidge that works 100% ok, to know how that cartidge works and try to build a correct 2MB or 4MB logic mapper i desoldered all IC´s and i draw the mapper of this cartidge, maybe with this diagram some people could know how build a correct logic circuit mapper for 2MB or 4MB using SRAM´s. I uploaded the circuit here to know how this 512K SRAM mapper works.

"Bonjour, je suis essayé il ya temps à construire un mappeur de 2 Mo (qui permet également 4 Mo) SRAM pour HB-F700S mines, de nombreux tests ... et pas beaucoup de temps libre pour les tests toutes les options avec le circuit logique, après que je reçois un 2MB CPLD Padial pour éviter tout circuit logique de mappeur mais je n'ai pas eu 100% de bons résultats, j'ai besoin de temps libre pour d'autres tests, probablement dans quelques jours ou quelques semaines, je peux faire de nouveaux essais avec l'2MB cartidge CPLD, de toute façon, pour le moment en HBF700S miniers i avoir un cartidge LPE-512KSRAM V3 qui fonctionne à 100% ok, à savoir comment cela fonctionne de cartidge et essayer de construire un 2MB correct ou 4 Mo logique mappeur i desoldered tous IC et je dessine le mappeur de cette cartidge, peut-être avec ce schéma un peu les gens pourraient savoir comment construire un mappeur de circuit logique correcte pour 2 Mo ou 4 Mo de SRAM utilisant de. J'ai téléchargé le circuit ici pour savoir comment cela fonctionne SRAM mappeur 512K."



E-mail    
GDX Membre non connecté

Conseiller Municipal

Rang

Avatar

Inscrit le : 17/01/2011 à 08h52

Messages: 3004

Le 25/07/2014 à 10h07
Thanks for Sharing.
   
Répondre
Vous n'êtes pas autorisé à écrire dans cette catégorie